1. JLink 介绍
J-Link是SEGGER公司为支持仿真ARM内核推出的JTAG仿真器。J-Link 支持所有基于ARM架构的处理器或微控制器配合IAR EWAR,ADS,KEIL等集成开发环境进行开发过程中进行单步控制执行调试。 J-Link除了可以配合集成开发环境进行调试程序,进行程序下载之外,J-Link还可以单独使用。比如在产品的生产环节中,就可以单独使用J-Link进行固件的下载。
JLink,SWD 接口定义
缺口向左,左边为JLink接口 定义, 右边为SWD接口定义
JTAG主要使用的有:TRST,TDI,TMS,TCLK,TDO,RESET,GND,(VCC可不连接)
SWD主要使用的有:VCC,SWDIO,SWCLK,GND
JLink,SWD 接口说明
仿真器端口 | 连接目标板 | 备注 |
---|---|---|
1. VCC | MCU电源VCC | VCC |
2. VCC | MCU电源VCC | VCC |
3. TRST | TRST | Test ReSeT/ pin |
4. GND | GND或悬空 | —- |
5. TDI | TDI | Test Data In pin |
6. GND | GND或悬空 | — |
7. TMS, SWIO | TMS, SWIO | JTAG:Test Mode State pin ; SWD: Data I/O pin |
8. GND | GND或悬空 | — |
9. TCLK, SWCLK | TMS, SWCLK | JTAG: Test Clock pin ; SWD: Clock pin |
10. GND | GND或悬空 | — |
11. RTCK | RTCK | — |
12. GND | GND或悬空 | — |
13. TDO | TDO Test Data Out pin | |
14. GND | GND或悬空 | — |
15. RESET | RESET | RSTIN pin |
16. GND | GND或悬空 | — |
17. NC | NC | — |
18. GND | GND或悬空 | — |
19. NC | NC | — |
20. GND | GND或悬空 | — |